国产熟妇勾子乱视频,免费看男阳茎进女阳道试看,夫の目の前侵犯新婚人妻在线,少女大人第五集免费观看

Suzhou Electric Appliance Research Institute
期刊號: CN32-1800/TM| ISSN1007-3175

Article retrieval

文章檢索

首頁 >> 文章檢索 >> 最新索引

基于變電站過程層裝置電壓并列切換優化設計

來源:電工電氣發布時間:2025-05-28 08:28 瀏覽次數:20

基于變電站過程層裝置電壓并列切換優化設計

徐宏,孫常勝,秦妙華,李曉斌
(東方電子股份有限公司,山東 煙臺 264000)
 
    摘 要:針對目前變電站過程層裝置電壓并列及切換功能的處理方式復雜低效,且具有過分依賴 CPU 處理性能的局限性,提出了一種電壓并列及切換的優化設計方法。該方法可充分發揮現場可編程門陣列(FPGA)資源的能力,有效減輕 CPU 的工作負擔,不僅給出了二進制邏輯判斷方法,而且簡化了 CPU 與 FPGA 交互流程,提高了采樣值(SV)發送報文時效性及穩定性。通過在采集執行單元裝置上進行對比驗證,該優化設計方法滿足功能要求,整個處理過程實時、可靠,并有效降低了 CPU 運行負荷以及 SV 發送報文離散度值,在實際應用中具有可行性。
    關鍵詞: 電壓并列;電壓切換;采樣值;功能設計
    中圖分類號:TM76     文獻標識碼:A     文章編號:1007-3175(2025)05-0028-10
 
Optimal Design of Voltage Parallel and Switch Based on
Substation Process Layer Device
 
XU Hong, SUN Chang-sheng, QIN Miao-hua, LI Xiao-bin
(Dongfang Electronics Co., Ltd, Yantai 264000, China)
 
    Abstract: At present, the processing methods of voltage parallel and switching functions of process layer devices in substations are complex and inefficient, and it has the limitation of relying too much on CPU processing performance. On this basis, this paper puts forward an optimal design method of voltage parallel and switch, which can give full play to the ability of field programmable gate array(FPGA) resources,effectively reduce the workload of CPU, not only propose a binary logic judgment method, but also simplify the interaction process between CPU and FPGA, and improve the timeliness and stability of sampled values (SV) sending messages. Finally, by contrast verification on the acquisition execution unit device, the results shows that the optimized design method meets the functional requirements, the whole processing process is real-time and reliable, and the CPU running load and the message dispersion value sent by SV are effectively reduced,the improved design method is feasible in practical application.
    Key words: voltage parallel; voltage switch; sampled values; functional design
 
參考文獻
[1] 呂航,楊貴,胡紹謙. 智能變電站網絡傳輸可靠性評價方法[J]. 電氣技術,2023,24(2) :59-63.
[2] 張洪,劉慶國,鄂士平. 智能變電站二次系統優化方案探討[J]. 電氣技術,2021,22(3) :84-88.
[3] 陸飛,尹琪,吳鵬.智能變電站過程層信息流圖研究與應用[J]. 電氣開關,202l,59(6) :82-85.
[4] 黃忠勝,劉娟. 采用 SV 和 GOOSE 共口傳輸的過程層組網方案[J] . 電力系統及其自動化學報,2019,31(3) :102-106.
[5] 劉鵬,劉東超,鄧勁東,等. 多采樣頻率合并單元設計與實現[J]. 電工技術,2024(16) :121-123.
[6] 陳天香,王若醒,魏勇. 數字化變電站新技術的發展現狀及其對行業影響淺探[J] . 電力系統保護與控制,2009,37(7) :86-90.
[7] 邱智勇,陳建民.500 kV 數字化變電站組網方式及 VLAN 劃分探討[J] . 電工電能新技術,2009,28(4) :60-65.
[8] 王賓,倪江,董新洲. 智能變電站行波選線技術應用通信方案分析[J] . 電工電能新技術,2014,33(10) :1-6.
[9] 林宇鋒,鐘金,吳復立. 智能電網技術體系探討[J] .電網技術,2009,33(12) :8-14.
[10] 徐科,張會建,邢立功. 典型數字化變電站網絡結構下電壓切換方式的研究[J] . 電力系統保護與控制,2009,37(21) :99-102.
[11] 張文亮,劉壯志,王明俊,等. 智能電網的研究進展及發展趨勢[J]. 電網技術,2009,33(13) :1-11.
[12] 陳樹勇,宋書芳,李蘭欣,等. 智能電網技術綜述[J].電網技術,2009,33(8) :1-7.
[13] 余貽鑫,欒文鵬. 智能電網述評[J]. 中國電機工程學報,2009,29(34) :1-8.
[14] 黃燦,鄭建勇,梅軍. 基于 FPGA 的數字化變電站電壓并列與切換設計[J] . 電力系統保護與控制,2010,38(22) :196-199.
[15] 任紅旭,朱建斌,王龍飛,等. 一種可配置的合并單元電壓并列與切換方案研究[J] . 電力與能源,2015,36(2) :192-195.
[16] 李英明,鄭拓夫,周水斌,等. 一種智能變電站合并單元關鍵環節的實現方法[J] . 電力系統自動化,2013,37(11) :93-98.
[17] 國家電網公司. 智能變電站合并單元技術規范:Q/GDW 426—2010[S]. 北京:中國電力出版社,2010 :19-23.
[18] 國家電網公司. 模擬量輸入式合并單元檢測規范:Q/GDW 11015—2013[S]. 北京:中國電力出版社,2013 :5-7.
[19] 國家電網公司. 智能變電站合并單元測試規范:Q/GDW 691—2011[S]. 北京:中國電力出版社,2011 :2-4.
[20] 黃未,周家旭,張武洋. 智能變電站合并單元現場測試技術研究[J]. 東北電力技術,2014,35(1) :11-12.
[21] 桂小智,馬政,潘本仁,等. 基于數據類型擴充的智能變電站通信建模[J] . 電工電能新技術,2022,41(2) :35-41.
[22] 喬洪新,黃少鋒,劉勇. 基于二次插值理論的電子式互感器數據同步的研究[J] . 電力系統保護與控制,2009,37(15) :48-52.
[23] 吳在軍,胡敏強.基于 IEC 61850 標準的變電站自動化系統研究[J]. 電網技術,2003,27(10) :61-65.
[24] 任雁銘,秦立軍,楊奇遜. IEC 61850 通信協議體系介紹和分析[J]. 電力系統自動化,2000,24(8) :62-64.

 

主站蜘蛛池模板: 临武县| 毕节市| 荃湾区| 柘荣县| 城固县| 柯坪县| 浮梁县| 武义县| 德兴市| 高唐县| 双辽市| 保康县| 津市市| 专栏| 巴南区| 沛县| 萨嘎县| 申扎县| 华阴市| 名山县| 湘阴县| 阿城市| 游戏| 乾安县| 阳曲县| 扶沟县| 宁阳县| 三明市| 黎城县| 天祝| 阿图什市| 普安县| 宜都市| 张家口市| 鄄城县| 布拖县| 林西县| 华宁县| 漳州市| 阿坝| 金沙县|